VLSI circuit design using an object-oriented framework of evolutionary graph generation system

N. Homma, M. Natsui, T. Aoki, T. Higuchi

研究成果: 会議への寄与学会論文査読

抄録

This paper presents a generic objected-oriented framework of evolutionary graph generation (EGG) for automated circuit synthesis. The EGG system can be systematically implemented for different design problems by inheriting the framework class templates. The potential capability of EGG framework is demonstrated through experimental synthesis of both digital and analogue circuits. Design examples discussed in this paper are: (i) bit-serial multipliers using bit-level arithmetic components; and (ii) current mirrors using transistor-level components.

本文言語英語
ページ115-122
ページ数8
DOI
出版ステータス出版済み - 2003
イベント2003 Congress on Evolutionary Computation, CEC 2003 - Canberra, ACT, オーストラリア
継続期間: 2003 12月 82003 12月 12

会議

会議2003 Congress on Evolutionary Computation, CEC 2003
国/地域オーストラリア
CityCanberra, ACT
Period03/12/803/12/12

フィンガープリント

「VLSI circuit design using an object-oriented framework of evolutionary graph generation system」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

引用スタイル